PowerPC Prozessoren
601 MPC601 50 und 66 MHz (1993)
602 für Konsumgüter (multiplexter Daten/Adressbus)
603 vor allem für Notebooks, aber auch in der BeBox
603e
604 (1994)
PowerPC 604e 233 MHz, montiert auf einer Phase5 CyberStormPPC Karte für Amiga-Rechner
604e
620 die erste 64-Bit-Implementierung
x704 BiCOMOS PowerPC Implementierung von Exponential Technologies
750 G3 (1997) 233 MHz und 266 MHz, CMOS7S, 740, 745, 755
7400 G4 (1999) 350 MHz, 7410 verwendet AltiVec, eine SIMD Erweiterung der originalen PPC-Spezifikation.
750FX angekündigt von IBM im Jahr 2001, verfügbar Anfang 2002 mit 1 GHz.
7450 Weiterentwicklung des 7400
970 G5 (2003) 64-Bit-Implementierung, abgeleitet vom IBM POWER4, erweitert um AltiVec mit 1,4 GHz, 1,6 GHz, 1,8 GHz, und 2,0 GHz Taktfrequenz
970FX G5 (2004) mit bis zu 2,5 GHz Taktfrequenz
Gekko 485 MHz (verwendet im Nintendo GameCube)
IBM Power2 (1993)
IBM Power2SC (1996) SuperChip: erster Power-Prozessor aus einem Chip, vorher wurden noch acht benötigt. wurde noch bis 1999 verkauft.
IBM Power3 (1998) 64bit CMOS6S2 225mm² 225M T Processor
IBM Power4 (2001) 180nm 1,1 - 1,3 GHz Dualcore
IBM Power4+ (2002) 130nm 1,2 - 1,9 GHz Dualcore Prozessor 267mm² 185M T, welcher u.a. in den Regatta (RS/6000 oder pSeries) Servern bis 32 CPU SMP verwendet wird
IBM Power5 (2004) 130nm 1,5; 1,65; 1,9 GHz Dual-Core 389mm² 276M T mit Simultaneous Multi-Threading SMT und integriertem Speichercontroller. Cache: Instruction: 64k2w-lru Data: 32k4w-lru L2: 1.92m10w-lru. in dynamisch partitionierbaren pSeries und iSeries SMP-Servern von 1 bis 64 CPUs, 1GB - 2TB Hauptspeicher und 6 - 240 PCI-X-Slots. Multi-Chip-Module mit vier Chips (also acht Kernen) und 36MB L3-Cache, aus 89 Metalllagen mit 4491 Daten-Pins (wieviele 'Power-Pins' wäre interessant...).
2005(erwartet): IBM Power5+ 90nm
2006(erwartet): IBM Power6 65nm